唐路简介

发布者:田绍鹏发布时间:2020-04-20浏览次数:2399

个 人 简 历

  

基本资料

·姓名: 唐路

·性别: 男

·出生年月: 19808

·民族: 汉族

·职称: 副教授

·学历: 博士研究生

·职务:

·联系电话: 025-83793303-8866

·E- mail lutang2k@seu.edu.cn

个人简历

 1998/09 - 2002/06,东南大学,无线电工程系,学士

 2002/09 - 2008/03,东南大学,信息科学与工程学院,博士

 2008/05-2013/04,东南大学,信息科学与工程学院,讲师

2013/05-至今,东南大学,信息科学与工程学院,副教授

【 研究方向

1、射频与数模混合集成电路设计

2、毫米波太赫兹集成电路设计

研究成果

先后作为第一负责人先后主持完成了国家自然科学基金项目1项;教育部高等学校博士点专项科研基金新教师基金项目1项;作为主要参与者参与完成了国家自然科学基金项目1项,江苏省自然科学基金项目1项。目前作为第一负责人主持国家自然科学基金面上项目1项,同时参与1项国家自然科学基金面上项目,1项国家重点研发计划项目。曾先后参与完成了1863项目、1973项目、2项工信部重大专项项目的科研工作。并先后主持并参与了多项企业委托研究项目,取得了多项创新性的成果。先后发表SCIEI期刊论文十余篇,申请专利多项。担任了多个国内外学术期刊,学术会议的审稿人。

近期代表作:

(1)Lu Tang*; Peng Liu; Youming Zhang; Xusheng Tang; Sicong Xia; Fengyi Huang; Changchun Zhang; An E-band digitally controlled oscillator with effective tuning bank, Microwave and Optical Technology Letters .  

(2)Lu TANG*; Zhigong WANG; Tiantian FAN; Faen LIU; Changchun ZHANG; Optimized Charge Pump and Nonlinear Phase Frequency Detector for a Ka-Band Phase-Locked Loop in 90-nm CMOS Process, IEICE TRANSACTIONS ON ELECTRONICS, 2019, E102C(11): 825-832.

(3)Lu Tang*; Zhigong Wang*; Yinghua Qiu; Yinghua Qiu; Jian Xu; An ultra-high speed monolithic clock recovery circuit in 0.2-µm GaAs process, Analog Integrated Circuits and Signal Processing, 2015, 83(1): 45-53.

(4)Jingyi Cai, Lu Tang*. A 71.8-87.9 GHz CMOS Injection-Locked Frequency Divider with Coupled Inductance, IEEE 4th International Conference on Integrated Circuits and Microsystems,

2019.10.25-2019.10.27.

(5)Juan Liu, Lu Tang*. A 220GHz GaAs Integration Nonlinear Transmission Line Frequency Doubler Based on Resistive Planar Schottky Diodes, IEEE 4th International Conference on Integrated Circuits and Microsystems, 2019.10.25-2019.10.27.

(6)Yaqing Zhu, Lu Tang*. The Core Chip Design of Fast Locked All Digital Phase-locked Loop, IEEE 4th International Conference on Integrated Circuits and Microsystems, 2019.10.25-2019.10.27.