陈莹梅简介

发布者:田绍鹏发布时间:2020-04-20浏览次数:4587

个 人 简 历

基本资料

 ·姓名:陈莹梅

 ·性别:女

 ·职称:教授/博导

 ·学历:博士

 ·E-mail njcym@seu.edu.cn

   

个人简历

 1987- 1991年,南京理工大学,光电技术系,学士

 2000-2003年,东南大学无线电系,电路与系统,硕士

 2004-2007年,东南大学信息科学与工程学院,电路与系统,博士

 2006-2006年,比利时鲁汶大学,IMEC,先进模拟集成电路设计

2003/4-至今,东南大学,信息科学与工程学院,教授/博导

【 研究方向

 1.超高速光通信集成电路设计

 2.射频与无线通信集成电路设计

 3.数模混合集成电路设计

研究成果

目前负责在研《400G光通信系统 4×56 Gbaud/s PAM4 线性光收发集成电路技术研究》和《面向25/100G PON核心电芯片研制与高效FEC算法研究及实现》等多项国家自然科学基金项目和国家重点研发计划项目,“十二五”期间参与完成了《面向ROF等新型组网技术的射频器件与模块》(工信部民口重大专项)和《30-100GHz硅基集成电路设计与实验研究》(973重大科学研究计划等国家级项目的研制,负责完成了《CDR行为模型和噪声模型研究》、《GPS接收机射频芯片研制》、《高速SERDES模块设计》、《突发接收电路委托开发》等二十多项企业合作项目。

已成功研制的芯片主要包括GPS接收机射频芯片、40Gb/s光接收机芯片、10Gb/s高速SERDES模块电路、25Gb/s突发模式TIA芯片,以及12×40Gb/s56Gbaud/s PAM4并行TIA+LADRV等系列芯片。以第一负责人研制的芯片《2.5Gb/s 0.25m CMOS工艺时钟数据再生与1:4分接单片集成电路》被江苏省科技厅组织的专家组鉴定为具有“国际先进水平”。以第一发明人申请国家发明专利八项,在《IEEE Transactions on Circiuits and Systems》、《Electornic letters》等国际国内期刊与会议中发表论文六十余篇,其中四十余篇为SCIEI检索论文。

主持编写的《集成电路设计》教材连续入选“十一五”和“十二五”国家级规划教材,主持翻译了国外经典教材《模拟集成电路设计精粹》一本,2006年主讲的《集成电路设计技术》课程被评为江苏省优秀研究生课程。

科研项目:

项目名称

项目类型

承担任务

 400G光通信系统 4×56 Gbaud/s PAM4 线性光收发集成电路技术研究

国家自然科学基金

负责人

100-500Gb/s超高速并行光收发器件模型、宽带及光电集成技术研究

国家自然科学基金项目

负责人

面向25/100G PON核心电芯片研制与高效FEC算法研究及实现

国家重点研发计划

子课题负责人

光接入用100G PON 核心硅基光电子器件

国家重点研发计划

子课题负责人

40Gb/s单片集成光接收机芯片及信号完整性研究

国家自然科学基金项目

负责人

高速光子集成芯片的共性关键技术

国家863项目

主持

GPS接收机射频芯片研制

企业合作

主持

高速SERDES模块设计

企业合作

负责人

高速RF芯片建模

企业合作

负责人

非线性建模及线性化技术验证

企业合作

负责人

电源噪声对PLL输出抖动影响分析

企业合作

负责人

10G线性均衡器的研究

企业合作

负责人

高速以太电口传输模拟仿真技术开发

企业合作

负责人

突发接收电路委托开发

企业合作

负责人

56GBaud 线性 VCSEL DRV&TIA 技术开发

企业合作

负责人

高速链路衰减可调集成电路开发

企业合作

负责人

50G PON突发线性TIA技术

企业合作

负责人

专利:

专利号

专利名称

专利类型

ZL201010133655.8

八相位LC压控振荡电路、片上振荡器的设计方法

发明专利

ZL201010189770.7

前置放大器设计方法以及片上前置放大器设计方法

发明专利

ZL201210210717.X

宽带高增益跨阻放大器及设计方法和放大器芯片

发明专利

ZL201510042192.7

一种带宽补偿的超高速激光驱动器电路和驱动器芯片

发明专利

201710598566.2

一种双绞线等效电路及其模拟方法

发明专利

201710651398.9

一种网线模拟器与POE测试电路高密网口装置集成方法

发明专利

代表性论文著作:

 1. 王志功,陈莹梅,《集成电路设计》第二版,20096月,电子工业出版社,十一五国家级规划教材

 2. 王志功,陈莹梅,《集成电路设计》第三版,20137月,电子工业出版社,十二五国家级规划教材

 3. Sansen著,陈莹梅译,《模拟集成电路设计精粹》,20083月,清华大学出版社(清华版双语教学用书)

 4. 陈莹梅,《模拟集成电路EDA技术与设计-仿真与版图实例》,20143月,电子工业出版社

 5. 魏廷存,陈莹梅,《模拟CMOS集成电路设计》,20103月,清华大学出版社

 6. Yingmei Chen, Zhigong Wang,etal., A 38 Gb/s to 43 Gb/s Monolithic optical receiver in 65 nm CMOSTechnology,IEEE transactions on circuits and systems, 2013, 60(12), pp.3173-3181.SCI收录)

 7.YingmeiChen, Jianwei Gong, et al., 4-channel 35 Gbit/s Parallel CMOS LDD, Electronicletters, July 2015, 51(15), pp.1178-1180. SCI收录)

 8. Yingmei Chen, Jiquan Li, et al., 12-channel, 480 Gbit/s Optical ReceiverAnalog Front-End in 0.13 μmBiCMOS technology, Electronic letters, March 2017, 53(7), pp.492-494. SCI收录)

 9.YingmeiChen, Zhen Zhang, et al., Design of low power 4×40 Gb/sLaser Diode Driver for parallel transmission systems, SCIENCE CHINAInformation Sciences, 2017, 60(8): 088401. SCI收录)

 10. Chen Yingmei, Luo xianliang, et al., 4×25 Gb/s2.6 mW/Gb/s Parallel Optical Receiver Analog Front-end for 100Gb/s Ethernet,Microwave and Optical Technology Letters, 57(4), Apr.,2015, pp.974-978. SCI收录)

 11. Jiquan Li, Yingmei Chen, Pan Tang, Zhen Zhang, Hui Wang, and Hao Huang, A Low Power Low Distortion 20GS/s Flash Analog-to-Digital Converter for Coherent Optical Receiver in 0.13-μm SiGe BiCMOS, Journal of circuits, systems and computers, Nov., 2018, Vol.28, Doi:10.1142/S0218126619200068SCI收录)

 12.Yingmei Chen, Hui Wang, Jiquan Li, Zhigong Wang, Rong Wang, Lin Li, Binbin Yang, Yuan Gao, 56Gbaud Linear PAM4 Transimepedance Amplifier and VCSEL Driver in SiGe BiCMOS technology, 2019 IEEE International Symposium on Radio-Frequency Integration Technology, Aug. 28-30, 2019, Nanjing, China.EI收录)

 13. Yingmei Chen, Yilin Zheng, Li Zhang, A 5GHz Linear Laser Diode Driver for ROFTransmission Systems, Microwave and Optical Technology Letters, Jan., 2015,57(1), pp.41-45. SCI收录)

 14. Chen Yingmei, Zhu Lei, et al., 4-channel, 40Gb/s Front-End Amplifier forParallel Optical Receiver in 0.18µm CMOS,SCIENCE CHINA Information Sciences, 2013, 56(4): 042402.SCI收录)

 15. Chen Yingmei, Zai Dawei, et al., A four-channel Parallel 40 Gb/s Laser DiodeVoltage Driver in 0.18-µm CMOS, Microwave and Optical Technology Letters,July, 2013, 55(7), pp.1540-1543. SCI收录)

 16. Yingmei Chen, Shuangchao Yan, et al., A Fully Integrated 40Gb/s CDR withEight-phase VCO for Optical Fiber Communication, Microwave and OpticalTechnology Letters, Jan., 2013, 55(1), pp.170-173. SCI收录)

 17. Yingmei Chen, Hui Wang, et al., A 10GHz Multiphase LC VCO with a RingCapacitive Coupling Structure, SCIENCE CHINA Information Sciences, Nov. 2012,55(11), pp.2656-2662. SCI收录)

 18. Yingmei Chen, Zhigong Wang, et al., 2.5-Gb/s Low-Jitter Low-PowerMonolithically Integrated Optical Receiver; Analog Integrated Circuits andSignal Processing, March, 2012, 71(3), pp.445-451. SCI收录)

 19. Zhen Zhang, Yingmei Chen, et al., A 0.13 µmBiCMOS 10 Gb/s Adaptive Equalizer with Improved Power Supply Noise Rejection,International Conference on Communication and Information Systems, Dec.16-18, 2016, Bangkok, Thailand. (EI收录)

 20. Yingmei Chen, Cheng xue hui, et al., Verilog HDL modeling and design of a10Gb/s SerDes full rate CDR in 65nm CMOS, High Technology Letters, Vol.20, No.2, June 2014, pp.140-145. EI收录)

21. Yingmei Chen, Hui Wang, Jiquan Li, Zhigong Wang, Rong Wang, Lin Li, Binbin Yang, Yuan Gao, 56Gbaud Linear PAM4 Transimepedance Amplifier and VCSEL Driver in SiGe BiCMOS technology,2019 IEEE International Symposium on Radio-Frequency Integration Technology, August 28-30, 2019, Nanjing, China.(EI收录